Читаем Оптимизация BIOS. Полный справочник по всем параметрам BIOS и их настройкам полностью

Поэтому рекомендуем настроить для данной опции минимально допустимое значение. В данном случае, это 0ms (дополнительная задержка между обращениями к банку отсутствует). Используйте настройку 0.5ms только в том случае, если у вас возникли проблемы со значением 0ms.

DRAM PreChrg to Act CMD

Обычные опции: 2T, 3T, 4T.

При запросе от любой команды чтения строка памяти активируется с помощью RAS (Row Address Strobe – Импульс адреса строки). Чтобы считать данные из ячейки памяти, соответствующий столбец активируется с помощью CAS (Column Address Strobe – Импульс адреса столбца). Используя сигналы CAS, из одной активной строки можно считать несколько ячеек.

Однако при считывании данных из другой строки активная строка должна быть деактивирована. Имеет место небольшая задержка перед активацией другой строки. Данная задержка называется tRP.

Задержка модуля памяти отражается в соответствующих спецификациях. Для JEDEC это третья цифра в последовательности из четырех цифр. Например, если ваш модуль памяти имеет спецификацию 2-3-4-7, задержка tRP для него будет равна 4 циклам.

Как и функция SDRAM Trp Timing Value, эта функция BIOS управляет временем обновления RAS (tRP). Под временем обновления подразумевается временной интервал между завершением команды Precharge и моментом, когда эта строка может быть активирована. Отсюда и возникло название опции DRAM PreChrg to Act CMD, которое является сокращением от DRAM Precharge Command to Activate Command (Команда между обновлением DRAM и активацией).

Если период RAS слишком велик, это может привести к снижению производительности, так как активация всех строк задерживается. При уменьшении периода обновления до 2T производительность повышается, так как новая строка может быть активирована быстрее.

Однако времени обновления 2T может быть недостаточно для некоторых модулей памяти. При этом активная строка может потерять свое содержимое до возврата в банк памяти. Это приведет к потере или повреждению данных в момент, когда контроллер памяти пытается считать данные или записать их в активную строку.

Советуем уменьшить время обновления RAS до 2T, чтобы увеличить производительность. Если вы столкнетесь с проблемой стабильности системы, увеличьте значение параметра до 3T или 4T.

DRAM Ratio (CPU: DRAM) – Коэффициент DRAM (CPU: DRAM)

Обычные опции: 1:1, 3:2, 3:4, 4:5, 5:4.

Выбор опции полностью зависит от настройки функции DRAM Ratio H/W Strap или N/B Strap CPU As.

Если функция DRAM Ratio H/W Strap настроена как Low, будут доступны опции 1:1 и 3:4.

Если функция DRAM Ratio H/W Strap настроена как High, будут доступны опции 1:1 и 4:5.

Если функция N/B Strap CPU As настроена как PSB800, будут доступны опции 1:1, 3:2 и 5:4.

Если функция N/B Strap CPU As настроена как PSB533, будут доступны опции 1:1 и 4:5.

Если функция N/B Strap CPU As настроена как PSB400, будет доступна только опция 3:4.

Опции 1:1, 3:2, 3:4 и 4:5 обозначают доступные коэффициенты CPU-DRAM (или CPU: DRAM).

Обратите внимание на то, что, хотя процессор Pentium 4 имеет тактовую частоту шины 400 МГц, 533 МГц или 800 МГц, шина CPU в действительности работает с частотой 100 МГц, 133 МГц или 200 МГц, соответственно. Причина заключается в том, что шина Pentium 4 имеет шину Quad Data Rate (или QDR), которая передает в четыре раза больше данных, чем обычная шина.

В рекламных целях производители заявляют, что шина Pentium 4 имеет частоту 400 МГц, 533 МГц или 800 МГц, но на самом деле ее частота составляет 100 МГц, 133 МГц и 200 МГц, соответственно. Помните об этом при настройке данной опции BIOS.

Например, если вы задаете коэффициент 3:2 при использовании шины CPU 200 МГц (800 МГц QDR), шина памяти будет работать на частоте (200 МГц / 3) х х 2 = 133 МГц или 266 МГц QDR. Далее мы приведем другие примеры.

Если вы используете шину CPU 100 МГц (400 МГц DDR):

• и коэффициент 3:2, контроллер DRAM работает с частотой 66 МГц (или 133 МГц DDR);

• и коэффициент 5:4, контроллер DRAM работает с частотой 80 МГц (или 160 МГц DDR);

• и коэффициент 1:1, контроллер DRAM работает с частотой 100 МГц (или 200 МГц DDR);

• и коэффициент 4:5, контроллер DRAM работает с частотой 125 МГц (или 250 МГц DDR);

• и коэффициент 3:4, контроллер DRAM работает с частотой 133 МГц (или 266 МГц DDR).

Если вы используете шину CPU 133 МГц (533 МГц DDR):

• и коэффициент 3:2, контроллер DRAM работает с частотой 89 МГц (или 178 МГц DDR);

• и коэффициент 5:4, контроллер DRAM работает с частотой 106 МГц (или 213 МГц DDR);

• и коэффициент 1:1, контроллер DRAM работает с частотой 133 МГц (или 266 МГц DDR);

• и коэффициент 4:5, контроллер DRAM работает с частотой 166 МГц (или 333 МГц DDR);

• и коэффициент 3:4, контроллер DRAM работает с частотой 177 МГц (или 354 МГц DDR).

Перейти на страницу:

Похожие книги

97 этюдов для архитекторов программных систем
97 этюдов для архитекторов программных систем

Успешная карьера архитектора программного обеспечения требует хорошего владения как технической, так и деловой сторонами вопросов, связанных с проектированием архитектуры. В этой необычной книге ведущие архитекторы ПО со всего света обсуждают важные принципы разработки, выходящие далеко за пределы чисто технических вопросов.?Архитектор ПО выполняет роль посредника между командой разработчиков и бизнес-руководством компании, поэтому чтобы добиться успеха в этой профессии, необходимо не только овладеть различными технологиями, но и обеспечить работу над проектом в соответствии с бизнес-целями. В книге более 50 архитекторов рассказывают о том, что считают самым важным в своей работе, дают советы, как организовать общение с другими участниками проекта, как снизить сложность архитектуры, как оказывать поддержку разработчикам. Они щедро делятся множеством полезных идей и приемов, которые вынесли из своего многолетнего опыта. Авторы надеются, что книга станет источником вдохновения и руководством к действию для многих профессиональных программистов.

Билл де Ора , Майкл Хайгард , Нил Форд

Программирование, программы, базы данных / Базы данных / Программирование / Книги по IT
Эффективное использование C++. 55 верных способов улучшить структуру и код ваших программ
Эффективное использование C++. 55 верных способов улучшить структуру и код ваших программ

Эта книга представляет собой перевод третьего издания американского бестселлера Effective C++ и является руководством по грамотному использованию языка C++. Она поможет сделать ваши программы более понятными, простыми в сопровождении и эффективными. Помимо материала, описывающего общую стратегию проектирования, книга включает в себя главы по программированию с применением шаблонов и по управлению ресурсами, а также множество советов, которые позволят усовершенствовать ваши программы и сделать работу более интересной и творческой. Книга также включает новый материал по принципам обработки исключений, паттернам проектирования и библиотечным средствам.Издание ориентировано на программистов, знакомых с основами C++ и имеющих навыки его практического применения.

Скотт Майерс , Скотт Мейерс

Программирование, программы, базы данных / Программирование / Книги по IT