* Moving X.U1:IN1 from analog node 1 to new digital node 1$AtoD
X$1_AtoD1
+ 1
+ 1$AtoD
+ $G_DPWR
+ $G_DGND
+ AtoD_STD
+ PARAMS: CAPACITANCE= 0
* * Analog/Digital interface for node 2
* Moving X.U1:IN2 from analog node 2 to new digital node 2$AtoD
X$2_AtoD1
+ 2
+ 2$AtoD
+ $G_DPWR
+ $G_DGND
+ AtoD_STD
+ PARAMS: CAPACITANCE= 0
* Analog/Digital interface power supply subcircuits X$DIGIFPWR 0 DIGIFPWR
**** Diode MODEL PARAMETERS
**** BJT MODEL PARAMETERS
**** Digital Input MODEL PARAMETERS
**** Digital Output MODEL PARAMETERS
**** Digital Gate MODEL PARAMETERS
**** Digital IO MODEL PARAMETERS
**** INITIAL TRANSIENT SOLUTION TEMPERATURE = 27.000 DEG С
NODE VOLTAGE NODE VOLTAGE NODE VOLTAGE NODE VOLTAGE
( 1) 0.0000 ( 2) 0.0000 ( 3) 3.5028 ( 4) 5.0000
($G_DGND) 0.0000 ($G_DPWR) 5.0000
(X$1_AtoD1.1) .0915 (X$1_AtoD1.2) .0457
(X$1_AtoD1.3) .8277 (X$2_AtoD1.1) .0915
(X$2_AtoD1.2) .0457 (X$2_AtoD1.3) .8277
DGTL NODE : STATE DGTL NODE : STATE DGTL NODE : STATE DGTL NODE : STATE
( 2$AtoD) : 0 ( 3$DtoA) : 1 ( 1$AtoD) : 0
Рис. 9.28. Выходной файл при анализе схемы ИЛИ-НЕ
В качестве упражнения измените сигналы синхронизации для двух входов так, чтобы они создали области совпадения, отличные от уже использованных, и выполните моделирование снова. Опираясь на ваши теоретические сведения о работе схемы ИЛИ-НЕ, проверьте результаты.
В заключение замените схему 7402 на логическую схему И 7408 и проведите аналогичный анализ.
Обзор новых команд PSpice, применяемых в данной главе
Например, запись
DA 1 2 D1
показывает, что некоторый диод
Например, запись
J 5 4 2 JFET
показывает, что некоторый полевой транзистор (JFET) подключен к узлам
Например, запись
Q1 3 2 0 BJT
показывает, что некоторый биполярный транзистор
Например, запись
RLOAD 2 0 RL 1
показывает, что резистор
Новые команды, начинающиеся с точки
Например, запись
.MODEL D1 D