Упражнение по созданию графической схемы было, однако, поучительно, и анализ заслуживает внимания, по крайней мере, с этой точки зрения. Обратите внимание на строку файла псевдонимов для зависимого источника E_E:
E_E 5 0 4 0 2.5Е- 4
Первые два полюса (5, 0) — выходные полюсы, показывают расположение зависимого источника в схеме, в то время как входные полюсы (4, 0) указывают на управляющее напряжение (от которого зависит E) снимаемое с
F_F 4 0 VF_F 50
Первые два полюса (4, 0) являются выходными полюсами, показывающими, где вводится в схему ток
В перечне элементов (netlist) имеется команда ввода
VF_F 3 5 0V
Эта строка была сформирована программой, чтобы ввести в листинг источник И), который был необходим в схеме на рис. 3.7 вместе с листингом
Не забудьте, что наши результаты можно при желании представить в действующих значениях для переменных составляющих, и обратите внимание на следующее: ток через источник напряжения VF_F равен 5.000Е-07 А. Это ток базы. С помощью других известных значений это легко проверить:
Источники напряжения, управляемые напряжением, обозначенные на рис. 15.21 как
Характеристики полевых транзисторов
Демонстрационная версия OrCAD имеет компоненты
Рис. 15.22. Схема смещения для n-канального полевого транзистора
Выполните моделирование и получите в Probe график ID(J1). Вы должны получить семейство кривых с параметром
Рис. 15.23. Ток стока в
Выходной файл включает параметры модели
**** 10/03/99 11:45:33 *********** Evaluation PSpice (Nov 1998) **************
** circuit file for profile: jfetchs
*Libraries:
* Local Libraries :
* From [PSPICE NETLIST] section of pspiceev.ini file:
.lib nom.lib
*Analysis directives:
.DC LIN V VDD 0V 12V 0.2V
+ LIN V_VGS 0V 4V 1V
.PROBE
*Netlist File:
.INC "jfetch-SCHEMATIC1.net"
*Alias File:
**** INCLUDING jfetch-SCHEMATIC1.net ****
* source JFETCH
J_J1 2 1 0 J2N3819
V_VDD 2 0 12V
V_VGS 0 1 1V
**** RESUMING jfetch-SCHEMATIC1-jfetchs.sim.cir
**** .INC "jfetch-SCHEMATIC1.als"
**** INCLUDING jfetch-SCHEMATIC1.als ****
.ALIASES
J_J1 J1(d=2 g=1 s=0 )
V_VDD VDD(+=2 -=0 )
V_VGS VGS(+=0 -=1 )
_ _(1=1)
_ _(2=2)
.ENDALIASES
.END
**** Junction FET MODEL PARAMETERS
J2N3819
NJF
VTO -3
BETA 1.304000E-03