Элементы в подсхеме задаются обычным способом. Так как подсхема не является законченным входным файлом, она может содержать «висящие» узлы. Команды ввода элементов выровнены для упрощения их идентификации, но это не обязательно. Команда
Теперь мы готовы рассмотреть новую версию анализа ОУ с использованием подсхемы. Законченная схема показана на рис. 5.9 и повторена на рис. 5.14. После приобретения некоторого опыта вы, возможно, захотите рисовать подсхему в виде прямоугольника или треугольника. Как видно из рисунка, узлы
X 1 2 3 opam
Рис. 5.14. Модель, показывающая подсхему в составе общей схемы для вызова
Здесь
Op Amp Analysis Using Subcircuit
VS 2 0 AC 1mV
R1 1 0 10k
R2 3 1 240k
X 1 2 3 opamp
.AC DEC 40 100 1MEG
.PROBE
.subckt opamp m p v0
eg a 0 p m 1e5
e с 0 b 0 1
rin m p 1meg
ri1 a b 1k
с b 0 15.92uf
ro1 с v0 50
.ends
.END
Выполните анализ и убедитесь, что он дает тот же результат, что и предыдущий анализ, в котором подсхема не использовалась.
Дифференцирующие схемы на базе операционного усилителя
Дифференцирующая схема, построенная на базе идеального ОУ, показана на рис. 5.15, а. Поскольку инвертирующий вход заземлен,
Таким образом, когда входное напряжение имеет форму треугольника, выходное напряжение должно быть прямоугольным (рис. 5.15, б). Используйте приведенный ниже входной файл, чтобы проверить этот вывод:
Differentiator Circuit v 1 0 PWL (0, 0 1s ,1V 2s,0)
С 1 2 2
R 2 3 0.5
X 2 0 3 iop
.subckt iop m р v0
ri m p 1meg
e v0 0 p m 2e5
.ends
.TRAN 0.05s 2s
.PROBE
.END
(a)
(b)
Рис. 5.15. Схема дифференциатора на базе ОУ
Выполните анализ и убедитесь, что выходное напряжение имеет прямоугольную форму с чередующейся полярностью и значениями напряжения от -1,0 В до +1 В. Эта инверсия происходит также и в ОУ. Постройте на одном графике временные зависимости для v(3) и v(1). Сравните ваши результаты с рис. 5.16. Обратите внимание, что команда входного файла для введения С не должна быть задана как
С 1 2 2F
Рис. 5.16. График входного и выходного напряжений в схеме на рис. 5.15
В этом случае символ
С 1 2 2E6UF
Интегрирующие схемы ha базе операционных усилителей
Устройства, дуальные дифференцирующим схемам, называются интегрирующими схемами. На рис. 5.17, а резистор
Integrator Circuit
v 1 0 PWL (0 0 0.01ms, -1V 1s, -1V 1000.01ms, 0V 2s,0V 2000.01ms, 1V
+ 3s, 1V)
R 1 2 0.5
С 2 3 2
X 2 0 3 iop
.subckt iop m p vo
ri m p 1meg
evo0pm2e5
.ends
.tran 0.05s 3s
.probe
.end
(a)
(b)
Рис. 5.17. Схема интегратора на базе ОУ
Обратите внимание, что «+» на строке 3 файла схемы указывает на продолжение команды, обычно длинной, которую необходимо перенести на следующую строку для удобства чтения.
Выполните анализ и получите график v(1) вместе с графиком v(3). Убедитесь, что выходное напряжение начинается в момент фронта входного сигнала, линейно изменяется до максимального напряжения в 1 В, затем линейно спадает, достигая нуля между 2-й и 3-й с. Сравните ваши результаты с рис. 5.18.
Рис. 5.18. График входного и выходного напряжений в схеме на рис. 5.17